BỘ DAO ĐỘNG MẠCH VÒNG ĐA ĐƯỜNG HỒI TIẾP VI SAI TẦN SỐ 2.15 GHz - 3.2 GHz TRÊN CÔNG NGHỆ BÁN DẪN CMOS 65 nm

  • Hoàng Minh Thiện*, Trần Việt Hùng, Phạm Việt Anh, Bùi Quý Thắng
Từ khóa: Dao động mạch vòng; Bộ dao động VCO; Vòng khóa pha số; Công nghệ CMOS; Khâu giữ chậm

Tóm tắt

Bài báo này trình bày thiết kế bộ tạo dao động mạch vòng trên công nghệ bán dẫn CMOS 65 nm. Bộ dao động bao gồm 8 khâu giữ chậm vi sai, cung cấp 16 pha đầu ra. Khâu giữ chậm vi sai được thiết kế không sử dụng đuôi nguồn dòng điện, làm tăng dải điện áp tại nút ra đồng thời giảm yêu cầu về độ lớn điện áp nguồn. Để tăng tần số dao động đầu ra trong khi không làm tăng công suất tiêu thụ, bộ dao động sử dụng kiến trúc đa đường hồi tiếp. Ngoài ra, trong bộ dao động mạch vòng này, các đường điều chỉnh tần số kép được sử dụng, trong đó việc điều chỉnh thô và điều chỉnh tinh được thực hiện tương ứng ở dạng kỹ thuật số và tương tự, cho phép bộ dao động bao phủ dải tần số rộng từ 2,15 GHz đến 3,2 GHz. Bộ dao động mạch vòng được thiết kế có công suất tiêu thụ 0,57 mW với điện áp nguồn 0,75 V ở tần số đầu ra 2,25 GHz, phù hợp với các ứng dụng điện áp nguồn nhỏ, công suất thấp.

điểm /   đánh giá
Phát hành ngày
2023-07-13
Chuyên mục
Khoa học Tự nhiên - Kỹ thuật - Công nghệ (TNK)